回到頂端
|||
熱門: 燈會 走春 賞櫻

Aldec發布ASIC容量可達2.88億門的最大成品Xilinx Virtex-7 FPGA樣機系統

中央社/ 2015.02.11 00:00
(中央社訊息服務20150211 10:00:54)內華達州亨德孫--(美國商業資訊)--作為專為系統和專用積體電路(ASIC)設計提供混合硬體描述語言(HDL)類比和硬體輔助驗證解決方案的先行者,Aldec, Inc.今日發布了業界最大的、適用於系統級晶片(SoC)和ASIC設計的現成XilinxR VirtexR-7樣機系統,其ASIC容量最高可達2.88億門。最新板卡HES-7™ (HES7VX12000BP)包括FLG1925套件中的6個Xilinx Virtex-7 2000T FPGA,每塊板卡可實現高達7200萬門的ASIC容量,再加上三塊附加板卡,現場可程式設計閘陣列(FPGA)樣機系統的ASIC容量可借助Aldec底板(HES7-BPx4)擴展到2.88億門。

Aldec硬體產品部總經理Zibi Zalewski表示:「我們非常高興擴展HES-7系列。我們開發了配備雙Virtex-7 2000T板卡的底板型樣機架構,提供了擴展到8個現場可程式設計閘陣列(FPGA)的能力。今天我們發布的最新板卡是一個最大的可以立即啟用的成品Virtex-7樣機板卡,其中每塊板卡配備6個FPGA,並且借助底板配置可配備多達24個FPGA,從而滿足最大的SoC專案所需的容量、互聯性和擴展能力。」

最新的HES-7 FPGA板卡提供了9個固網行動融合(FMC)連接器,為外部固網行動融合相容子卡(舊式或新式硬體)提供總共648個差動對,而對於FPGA- FPGA內部連接,每塊板卡提供了總共977個差動對,還配備了一個用於偵錯的公用匯流排。控制FPGA Xilinx Virtex-7 690T目前已經實現了與用於支援最先進設計的Ethernet 1 GB和40 GB (QSFP+)、USB3.0和 PCIe x16/x8等高速介面的連接。

HES-7可用於傳統的高速樣機系統,提供用於FPGA程式設計和板卡配置的控制功能。HES-7還提供了一個獨特的優勢——可用作Aldec HES-DVM™類比加速和模擬的先進驗證模式的硬體平台,而且無需專用硬體。

欲知更多資訊,請造訪:www.aldec.com/products/HES-7。

關於Aldec

Aldec, Inc.成立於1984年,總部位於美國內華達州亨德孫市。作為電子設計驗證領域的業界領導企業,Aldec公司提供了一整套專利技術:其中包括電阻電晶體邏輯(RTL)設計、電阻電晶體邏輯模擬器、硬體模擬、硬體加速、現場可程式設計閘陣列樣機系統、設計規則校正、CDC檢查、IP芯核(IP Cores)、需求生命週期管理、DO-254功能驗證和軍用/航太解決方案。www.aldec.com

c 2015 Aldec, Inc.全球版權所有。Aldec為Aldec, Inc.的註冊商標。所有其他商標或注冊商標均歸屬於各自的所有者。

免責聲明:本公告之原文版本乃官方授權版本。譯文僅供方便瞭解之用,煩請參照原文,原文版本乃唯一具法律效力之版本。

聯絡方式:

Aldec, Inc.

Lori Nguyen, 702-990-4400

資深市場總監

硬體部

[email protected]

訊息來源:business wire

社群留言

台北旅遊新聞

台北旅遊新聞